低功率時鐘ICs簡化了10/25/100G設計的時間。
硅實驗室引進了一個新的高性能時鐘發(fā)生器系列,為10/25/100G的應用提供了一個高度集成的定時解決方案。
新的Si5332時鐘家族利用了硅實驗室已經(jīng)證明的多synth分數(shù)時鐘合成技術,提供了一種定時解決方案,提供了良好的頻率靈活性和抖動性能的230 fs rms。包含6、8和12時鐘輸出的多個Si5332選項使時鐘樹整合能夠滿足要求的應用程序,包括hyperscale數(shù)據(jù)中心交換機、服務器、存儲、網(wǎng)絡、小單元、寬帶、廣播視頻、多功能打印機和工業(yè)應用程序。
復雜的設備,如以太網(wǎng)交換機,高速開關面料,網(wǎng)絡處理器,服務器soc和fpga相結合的數(shù)據(jù)路徑處理,CPU功能和多個序列化器/反序列化器(并行轉換器)到一個集成電路。因此,這些設備需要一個參考時間的不同組合。10/25/100G SerDes有嚴格的抖動要求,通常需要有<300 fs rms最大抖動性能的時鐘。CPU鎖相環(huán)有較低的抖動要求,但經(jīng)常使用擴頻時鐘來減少電磁干擾(EMI)。與傳統(tǒng)的使用晶體振蕩器、緩沖器和固定頻率時鐘發(fā)生器的計時解決方案不同,Si5332時鐘在一個單片機設備中產(chǎn)生所有的鋸齒、處理器和系統(tǒng)時鐘,同時提供顯著的抖動邊緣,使系統(tǒng)開發(fā)人員能夠以信心來簡化時鐘樹和設計。
Hyperscale數(shù)據(jù)中心迅速從10G遷移到25G、50G和100G以太網(wǎng),以加速數(shù)據(jù)傳輸和網(wǎng)絡效率。這一新的投資周期正促使設備制造商升級交換機和接入端口以提高速度,并采用更高的性能時序解決方案。“通過選擇硅實驗室的Si5332任何頻率時鐘,系統(tǒng)設計者可以優(yōu)化他們的時鐘樹設計而不影響時間性能。”
對Si5332家族進行優(yōu)化,為下一代數(shù)據(jù)中心的高速串行互聯(lián)提供參考時間。新產(chǎn)品家族支持PCI Express,這是一個長期的主導標準,用于連接微處理器、網(wǎng)絡、存儲和內(nèi)存。外圍組件Interconnect特殊利益集團(PCI- sig)最近引入了PCI Express 4.0(修訂0.9),它支持每秒16億次(GT/s)數(shù)據(jù)速率。Si5332家庭完全符合PCI Express 4.0,同時為PCIe Gen 4規(guī)范提供60%的抖動裕度。
其他的行業(yè)聯(lián)盟,包括CCIX, Gen-Z, NVLink和OpenCAPI,正在研究交替的串行互連技術支持速度高達25 GT/s。除了需要較低的抖動時鐘,其中一些解決方案還需要擴頻參考時鐘。Si5332家庭提供了一個通用的解決方案,支持雙獨立擴展頻譜路徑。擴頻時鐘的產(chǎn)生是在一個輸出基礎上實現(xiàn)的,使一個時鐘裝置同時支持一個混合的傳播和不傳播的時鐘?偟膩碚f,這些特性使得Si5332家族成為提供高速串行連接的參考時間的最佳解決方案。
Si5332時鐘發(fā)生器的目的是簡化時鐘樹的設計,而不影響性能或功率。這個新家庭結合了兩個多synth分數(shù)時鐘合成器和五個獨立的整數(shù)分隔符,消除了對時鐘生成的固定頻率時鐘和振蕩器的需求。在230 fs rms的抖動性能下,Si5332時鐘提供了2x - 5x的低抖動,同時提供了10/25/100G的時間要求。Si5332時鐘集成了廣泛的芯片上的電源供應管理,消除了對昂貴的離散低退出(LDO)監(jiān)管機構的需求。Si5332家族的基于多結構的體系結構同樣適用于電力效率,比競爭解決方案低50%到60%。
每個Si5332時鐘輸出可以配置為LVPECL、LVDS、HCSL或LVCMOS,支持1.8 V到3.3 V,消除了對離散格式或電壓轉換器的需要,并簡化了對fpga、ASICs和SoCs的接口。除了I2C控制之外,時鐘支持用戶定義的控制引腳,可以用來快速配置每個設備,而不需要串行接口。和其他的硅實驗室計時產(chǎn)品一樣,Si5332時鐘是可配置的和可定制的,使用靈活的鐘表匠專業(yè)軟件。
AC插座http://www.gastrotommy.com |