信號發(fā)射新的低功耗內(nèi)存標(biāo)準(zhǔn)
JEDEC推出了一個新的標(biāo)準(zhǔn)指定JESD209-4低功率雙數(shù)據(jù)率4存儲設(shè)備。
新標(biāo)準(zhǔn)設(shè)計,使內(nèi)存速度提高了移動計算設(shè)備的應(yīng)用,如智能手機(jī)、平板電腦和超薄筆記本。
這一領(lǐng)域的市場份額迅速增長,設(shè)備從智能手機(jī)到平板電腦和筆記本電腦需要更快的速度和更低的功耗,為新的內(nèi)存設(shè)備的需求也日益增長。另外有一個標(biāo)準(zhǔn)如JEDEC使整體市場增長和所有參與者受益。
LPDDR4標(biāo)準(zhǔn)介紹了I / O數(shù)據(jù)率3200噸/ s和目標(biāo)4266噸/ s的速度。這是一個重大的改進(jìn)在LPDDR3 2133噸/ s。
也低功率是一個非常重要的要求。智能手機(jī)和其他設(shè)備之間需要進(jìn)行長時間的指控。隨著設(shè)備功能增加這個需求變得越來越難以實(shí)現(xiàn)。記憶是一個關(guān)鍵的領(lǐng)域,因?yàn)樗梢源蟠筘暙I(xiàn)合計他功耗。然而任何減少電力消耗的內(nèi)存設(shè)備允許的整體能耗設(shè)備管理。
為DDR4實(shí)現(xiàn)的性能改進(jìn),JEDEC委員會的成員必須完全重新設(shè)計的架構(gòu)存儲設(shè)備。他們決定從一個頻道死亡16位每通道16位每通道的雙通道死,總計32位
新的內(nèi)存雙通道體系結(jié)構(gòu)的體系結(jié)構(gòu)也允許時鐘和地址總線與數(shù)據(jù)總線的組合在一起。這允許之間的斜向時鐘數(shù)據(jù)總線和地址總線最小化,從而導(dǎo)致LPDDR4設(shè)備能夠達(dá)到更高的數(shù)據(jù)速率。這可以節(jié)省電力和改善時間利潤相比LPDDR3架構(gòu)。
整體新LPDDR4標(biāo)準(zhǔn)能夠顯著改善了性能在許多領(lǐng)域,力量和速度僅僅是兩個。
AC電源插座http://www.gastrotommy.com |